令和3年度 秋期 午前Ⅱ エンベデッドシステムスペシャリスト試験

問題.14 / 25 
覚えた数 : -

組込みシステムに適用される CPU の低消費電力化技術に関する説明として,適切なものはどれか。

ア. トランジスタのしきい値電圧を低くすることによって,回路の動作は遅くなるがリーク電流が抑えられるので,低消費電力になる。
イ. トランジスタの消費電力は電源電圧の 2 乗に反比例するので,電圧を高くすることによって低消費電力になる。
ウ. パワーゲーティングを用いることによって,ダイナミックな消費電力は少なくなるが,リーク電流に起因する消費電力は抑えることができない。
エ. レジスタに供給するクロックがダイナミックな消費電力を増加させる要因の一つ なので,不要なブロックへのクロックの供給を止めることによって低消費電力になる。
ここに解答が表示されます...
 経過時間:未設定
マイ情報 詳細設定 解答履歴

スポンサー

スポンサー

採点・解答

次の問題へ進む

問題情報

読み方
発音
カテゴリー
高度情報処理試験(午前Ⅱ) エンベデッドシステムスペシャリスト 令和3年度 秋期 過去問題

マイ情報

フラグ
タグ

この問題の解答履歴

この問題の解答履歴はありません。

この履歴は、ログインしている必要があります。

解答率詳細

出題数
0
正解数
0
不正解数
0
無回答数
0
正解率
0%

設定

自動遷移
次からの問題番号
選択肢変更
次回からの出題パターン
文字の大きさ
画像サイズ
問題表示
タイマー表示
ログイン中のみ利用可能

マイページで管理可能です。

タグ名変更はマイページで可能です。


スポンサー

解説

この問題の解説はありません。

関連問題

関連する問題はありません。


次の問題へ進む

解答履歴

No. 問題 解答結果 備考

みんなのスレッド一覧



まだ、この問題のスレッドはありません。
>> すべてのスレッド一覧へ


スポンサー